• L'uso generale di EP2C50F484C7N trasmette l'ingresso/uscita 484fbga di CI Fpga 294
L'uso generale di EP2C50F484C7N trasmette l'ingresso/uscita 484fbga di CI Fpga 294

L'uso generale di EP2C50F484C7N trasmette l'ingresso/uscita 484fbga di CI Fpga 294

Dettagli:

Luogo di origine: originale
Marca: original
Certificazione: original
Numero di modello: EP2C50F484C7N

Termini di pagamento e spedizione:

Quantità di ordine minimo: 1
Prezzo: negotiation
Imballaggi particolari: Contenitore di cartone
Tempi di consegna: giorni 1-3working
Termini di pagamento: T/T, L/C
Capacità di alimentazione: 100.000
Miglior prezzo Contatto

Informazioni dettagliate

Pacchetto: Vassoio Stato del prodotto: Attivo
Digi-chiave programmabile: Non verificato Numero dei laboratori/CLBs: 3158
Numero degli elementi di logica/cellule: 50528 RAM Bits totale: 594432
Numero di ingresso/uscita: 294 Tensione - rifornimento: 1.15V ~ 1.25V

Descrizione di prodotto

L'uso generale di EP2C50F484C7N trasmette l'ingresso/uscita 484fbga di CI Fpga 294
 

Gate array programmabile del campo di Cyclone® II (FPGA) IC 294 594432 50528 484-BGA

 

Specifiche di EP2C50F484C7N

 

TIPO DESCRIZIONE
Categoria Circuiti integrati (CI)
Incastonato
FPGAs (gate array programmabile del campo)
Mfr Intel
Serie Cyclone® II
Pacchetto Vassoio
Stato del prodotto Attivo
Digi-chiave programmabile Non verificato
Numero dei laboratori/CLBs 3158
Numero degli elementi di logica/cellule 50528
RAM Bits totale 594432
Numero di ingresso/uscita 294
Tensione - rifornimento 1.15V ~ 1.25V
Montaggio del tipo Supporto di superficie
Temperatura di funzionamento 0°C ~ 85°C (TJ)
Pacchetto/caso 484-BGA
Pacchetto del dispositivo del fornitore 484-FBGA (23x23)
Numero del prodotto di base EP2C50

 

Caratteristiche di EP2C50F484C7N

 
Architettura ad alta densità con 4.608 a 68.416 LEs
●M4K ha incluso i blocchetti di memoria
●Fino a 1,1 Mbits di RAM disponibile senza ridurre logica disponibile
●4.096 bit di memoria per blocco (4.608 bit per blocco compreso 512 bit di parità)
●Configurazioni variabili del porto di ×1, di ×2, di ×4, di ×8, di ×9, di ×16, di ×18, di ×32 e di ×36
●Vera operazione della doppia porta (si colto e si scrivono, due leggono, o due scrivono) per i modi ×1, ×2, ×4, ×8, ×9, ×16 e ×18
●Il byte permette a per l'immissione dei dati che maschera durante scrive
●Fino all'operazione 260-MHz
■Moltiplicatori inclusi
●Fino a 150 18 - i moltiplicatori pungenti del × 18 sono ciascuno configurabili come due indipendente 9 - moltiplicatori pungenti del × 9 con fino a 250-MHzperformance
●Registri facoltativi dell'uscita e dell'input
■Supporto avanzato dell'ingresso/uscita
●Supporto standard differenziale ad alta velocità dell'ingresso/uscita, compreso LVDS, RSDS, mini--LVDS, LVPECL, HSTL differenziale e differenziale SSTL
●Supporto standard asimmetrico dell'ingresso/uscita, compresi 2.5-V e 1.8-V, classi di SSTL I ed II, classi di 1.5-V e di 1.8-V HSTL I ed II, PCI 3.3-V e PCI-X 1,0, 3,3-, 2,5-, 1,8- e 1.5-V LVCMOS e 3,3-, 2,5- e 1.8-V LVTTL
●Conformità di interconnessione di interesse speciale del gruppo (SIG del PCI) del PCI del bus locale di specificazione componente periferica, di revisione 3,0 per l'operazione 3.3-V a 33 o 66 megahertz per 32 interfacce di 64 bit o -
●PCI Express con un TI esterno PHY e una funzione di Altera PCI Express ×1 Megacore®
●compatibilità di specificazione di 133-MHz PCI-X 1,0
●Il supporto esterno ad alta velocità di memoria, compreso la RDT, DDR2 e DSR SDRAM e QDRII SRAM ha supportato da calo nelle funzioni del IP MegaCore di Altera per facilità d'uso
●Tre registri dedicati per elemento dell'ingresso/uscita (IOE): un registro d'entrata, un registro dell'uscita ed uno uscita-permettono al registro
●Caratteristica programmabile della bus-tenuta
●Caratteristica programmabile di forza dell'azionamento dell'uscita
●Ritardi programmabili dal perno alla matrice di logica o di IOE
●Banca dell'ingresso/uscita che raggruppa per regolazioni della banca unica di VREF e/o di VCCIO
●Contributo standard dell'ingresso/uscita di MultiVolt™ a 1,5-, 1,8-, 2,5- e 3,3 interfacce
●Supporto caldo-socketing di operazione
●Di tre stati con debole tiri su sui perni dell'ingresso/uscita prima e durante la configurazione
●Uscite programmabili dello aperto scolo
●Serie del su chip di sostegno di termine
 

VCCA & terra di EP2C50F484C7N

 
Utilizzi gli aerei separati di potere di VCCA
■Usi un'isola divisa di VCCA all'interno dell'aereo di VCCINT
■Usi le tracce spesse di VCCA
 

Classificazioni dell'esportazione & ambientali di EP2C50F484C7N

 

ATTRIBUTO DESCRIZIONE
Stato di RoHS RoHS compiacente
Livello di sensibilità di umidità (MSL) 3 (168 ore)
Stato di PORTATA RAGGIUNGA inalterato
ECCN 3A991D
HTSUS 8542.39.0001
 
L'uso generale di EP2C50F484C7N trasmette l'ingresso/uscita 484fbga di CI Fpga 294 0

 

 

Vuoi conoscere maggiori dettagli su questo prodotto
Sono interessato a L'uso generale di EP2C50F484C7N trasmette l'ingresso/uscita 484fbga di CI Fpga 294 potresti inviarmi maggiori dettagli come tipo, dimensione, quantità, materiale, ecc.
Grazie!
Aspettando la tua risposta.