Interfaccia 208-QFP (28x28) del ponte del PCI--PCI del chip del circuito integrato di PCI2050BIPDV
Dettagli:
Luogo di origine: | Originale |
Marca: | original |
Certificazione: | original |
Numero di modello: | PCI2050BIPDV |
Termini di pagamento e spedizione:
Quantità di ordine minimo: | 1 |
---|---|
Prezzo: | negotiation |
Imballaggi particolari: | Contenitore di cartone |
Tempi di consegna: | giorni 1-3working |
Termini di pagamento: | T/T |
Capacità di alimentazione: | 100.000 |
Informazioni dettagliate |
|||
Tensione - rifornimento: | 3V ~ 3.6V | Pacchetto/caso: | 208-LQFP |
---|---|---|---|
Applicazioni: | Ponte PCI--PCI | Interfaccia: | PCI |
Pacchetto del dispositivo del fornitore: | 208-QFP (28x28) | Montaggio del tipo: | Supporto di superficie |
Descrizione di prodotto
Interfaccia 208-QFP (28x28) del ponte del PCI--PCI del chip del circuito integrato di PCI2050BIPDV
L'INTERFACCIA DI IC HA SPECIALIZZATO 208LQFP
Specifiche di PCI2050BIPDV
TIPO | DESCRIZIONE |
Categoria | Circuiti integrati (CI) |
Specializzato | |
Mfr | Texas Instruments |
Pacchetto | Vassoio |
Stato del prodotto | Attivo |
Applicazioni | Ponte PCI--PCI |
Interfaccia | PCI |
Tensione - rifornimento | 3V ~ 3.6V |
Pacchetto/caso | 208-LQFP |
Pacchetto del dispositivo del fornitore | 208-QFP (28x28) |
Montaggio del tipo | Supporto di superficie |
Numero del prodotto di base | PCI2050 |
Caratteristiche di PCI2050BIPDV
• Due 32 bit, bus del PCI 66-MHz
• la logica del centro 3.3-V con il PCI universale collega compatibile con il PCI 3.3-V e 5-V che segnala gli ambienti
• Arbitrato a due stadi interno per fino a nove padroni e supporti secondari del bus un arbitro secondario esterno del bus
• Dieci uscite di orologio secondarie del PCI
• L'indipendente ha letto e scrive gli amplificatori per ogni direzione
• Trasferimenti di dati di scoppio con architettura della conduttura per massimizzare flusso di dati in entrambe le direzioni
• I supporti scrivono la pettinatura per flusso di dati migliorato
• Fino a tre transazioni in ritardo in entrambe le direzioni
• Sostiene il ritardo della struttura--struttura di soltanto quattro orologi del PCI da un bus ad un altro
• Bus che chiude propagazione a chiave
• Latenza prevedibile per specificazione del bus locale del PCI
• Architettura configurabile per specifica d'interfaccia della gestione di potere del bus del PCI
• Funzionalità di caldo-scambio di CompactPCI
• Il bus secondario è condotto in basso durante la risistemazione
• Memoria di VGA/palette ed opzioni di decodifica dell'ingresso/uscita
• Submicron avanzato, tecnologia CMOS a bassa potenza
• 208 PDV terminali, 208 pacchetti terminali di MicroStar 257 o, di PPM terminale BGA™
Descrizioni di PCI2050BIPDV
Il ponte del PCI--PCI di Texas Instruments PCI2050B fornisce un percorso del collegamento di rendimento elevato fra due bus componenti periferici di interconnessione (PCI) che funzionano ad una frequenza massima del bus di 66-MHz. Le transazioni si presentano fra i padroni su uno e gli obiettivi su un altro bus del PCI ed il ponte di PCI2050B permette che le transazioni gettate un ponte su accadano simultaneamente su entrambi i bus. Il ponte sostiene i trasferimenti di trasferimento in burst per massimizzare indipendente il flusso di dati ed i due percorsi di traffico di bus con l'atto del ponte.
Classificazioni dell'esportazione & ambientali di PCI2050BIPDV
ATTRIBUTO | DESCRIZIONE |
Stato di RoHS | ROHS3 compiacente |
Livello di sensibilità di umidità (MSL) | 1 (illimitato) |
Stato di PORTATA | RAGGIUNGA inalterato |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |